"); //-->
作者:Bruce Trump,德州仪器 (TI) 2012年11月8日
我们选择CMOS和JFET输入运算放大器,通常是因为其低输入偏置电流(IB)。但是相比规格表中简简单单的一行说明(您应注意到的细微差别),我们将为您更详细地介绍它。
CMOS晶体管的门极(CMOS运算放大器的工作输入)拥有极低的输入电流。但是,我们必须通过附加电路来保护这些脆弱的门极不受ESD和EOS的损坏,其为输入偏置电流的主要来源。这种保护通常包括电源轨的内部钳位二极管。OPA320为图1a所示举例。这些二极管拥有几微安培范围的小漏电流。在中电源轨附近输入电压,其漏电流完美匹配,从而带来低于1pA的小剩余差动电流,它以放大器输入偏置电流的形式出现。
两个二极管漏电流的关系随电源轨附近输入电压而变化。例如,在底部轨附近,零附近D2的反向电压及其漏电流得到降低。D1的漏电流将占主导,从而引起更高的输入偏置电流流出输入端。当然,输入接近正电源轨时情况相反。在漏电流接近匹配且非常低的中间位置,对输入偏置电流进行规定和测试。
结果是输入偏置电流vs输入电压,其变化情况如图1b所示。任何给定单位情况下,都有一个输入偏置电流为零的输入电压(假设没有明显的封装或者电路布局漏电)。实际上,利用轨到轨运算放大器,您通常可以对输入进行自偏压(图2),同时输出将会漂移至一个等于零输入偏置电流点的电压。这是一个有趣的实验,但却并非是一个特别有用的电路。
*博客内容为网友个人发布,仅代表博主个人观点,如有侵权请联系工作人员删除。